Se qualcuno ne sa di più... io ho 2 mezze idee di come potrebbe essere il collegamento a 256 bit sugli Apu Strix AM5 a 256bit, però senza basi tecniche
.
Partiamo da 1 punto. AM5 supporta double channel DDR5 128 bit, da lì non si scappa.
Quindi il quad channel 256bit può essere solamente dentro la CPU.
Ora... in un sistema quad channel le memorie devono essere dello stesso tipo (o comunque settate allo stesso modo). Però AMD non potrebbe aver creato un MC con un double channel 128 bit con latenze DDR5 e un double channel 128 con latenze LPDDR5X che possono coesistere?
Perchè se si, ovviamente AM5 ha il double channel DDR5 e il double channel LPDDR5X è ovviamente DENTRO il package della CPU.
Al limite c'è una terza possibilità... Ora, di ste cose non mi intendo, però se una 4090 ha un bus a 512 bit, con della memoria proprietaria, comunque coesiste in un sistema AM5 che ha double channel 128 bit. Che i dati le arrivino con il PCI4 o PCI5, ok, ma la stessa cosa la si può fare DENTRO la CPU, tanto le linee PCI sono già dentro la CPU, quindi che cambia?